首頁 新聞 > 科技 > 正文

ARM之協(xié)處理器CP15

CP15—系統(tǒng)控制協(xié)處理器(the system control coprocessor)他通過協(xié)處理器指令MCR和MRC提供具體的寄存器來配置和控制caches、MMU、保護(hù)系統(tǒng)、配置時鐘模式(在bootloader時鐘初始化用到)……

CP15的寄存器只能被MRC和MCR(Move to Coprocessor from ARMRegister )指令訪問

他包括15個具體的寄存器如下:-R0:ID號寄存器 這是一個只讀寄存器,返回一個32位的設(shè)備ID號,32具體功能參考2410 datesheet的 table 2-5

-R0:緩存類型寄存器(CACHE TYPE REGISTER),注意有2個R0,根據(jù)MCR操作數(shù)的不同傳送不同的值,這也一個只讀寄存器,包含了caches的信息。讀這個寄存器的方式是通過設(shè)置協(xié)處理操作碼為1.

如:

MRC p15,0,Rd,c0,c0,1; 返回caches的詳細(xì)信息

詳見:table 2-6

-R1:控制寄存器 2-10

-R2:轉(zhuǎn)換表基址寄存器(Translation Table Base --TTB) 2-12

-R3:域訪問控制寄存器(Domain access control )2-13

-R4:保留 2-14

-R5:異常狀態(tài)寄存器(fault status -FSR)2-14

-R6:異常地址寄存器(fault address -FAR)2-15

-R7:緩存操作寄存器 2-15

-R8:TLB操作寄存器 2-18

-R9:緩存鎖定寄存器 2-19

-R10:TLB 鎖定寄存器 2-21

-R11-12&14:保留

-R13:處理器ID 2-22

-R15:測試配置寄存器 2-24

關(guān)鍵詞: ARM協(xié)處理器CP1

最近更新

關(guān)于本站 管理團(tuán)隊 版權(quán)申明 網(wǎng)站地圖 聯(lián)系合作 招聘信息

Copyright © 2005-2018 創(chuàng)投網(wǎng) - www.mallikadua.com All rights reserved
聯(lián)系我們:33 92 950@qq.com
豫ICP備2020035879號-12